关于复位ic,在电源电压vdd低于工作极限电压(vopl)时,输出能否维持“l”?|faq|rohm semiconductor-尊龙凯时ag客户端
使用 internet explorer的用户:
浏览rohm 网站不推荐使用 ie11 浏览器。为了更方便地使用 rohm 网站,请更新您的浏览器。
尊龙凯时ag客户端
新闻
招聘信息
联系尊龙凯时ag客户端
站内搜索
罗姆产品
相互对照表
网络代售点库存
global - english
americas - english
europe - english
europe - deutsch
asean/india - english
简体中文
繁體中文
한국어
日本語
我的罗姆 登录
产品信息
尊龙凯时ag客户端的技术支持
应用
购买与尊龙凯时ag客户端的服务支持
企业信息・投资方信息
我的罗姆 登录
产品信息
尊龙凯时ag客户端的技术支持
应用
购买与尊龙凯时ag客户端的服务支持
企业信息・投资方信息
尊龙凯时ag客户端
faq search
关于复位ic,在电源电压vdd低于工作极限电压(vopl)时,输出能否维持“l”?
view all faq
联系尊龙凯时ag客户端
faq's
进行漏极开路输出时,vdd如果从低于检测电压,复位ic输出为“l”的状态,降至低于工作极限电压(v
opl
),输出nmos晶体管将会off,输出的是输出电阻的上拉目标电压。进行cmos输出时也是如此,vdd如果从输出“l”的状态降至低于v
opl
,nmos晶体管将会off,输出的是vdd附近的电压。如果vdd继续降至低于pmos晶体管的阈值,输出将会变为高阻抗,且变得不稳定。无论是漏极开路输出,还是cmos输出,vdd在0v~v
opl
附近时,输出会在vdd的拉动下上浮,如果稍许的上浮也会给系统造成问题,建议为输出连接电容器。上述情况会随应用发生变化,使用前请充分确认实际动作。
products:
voltage detector with fixed delay time
please wait...
网站地图